목차 ◈ 실험목적
◈ 실험방법
◈ 실험이론
◈ 실험결과
◈ 실험논의
◈ 실험결론
본문 ◈ 실험논의 step2,3 을 통하여 전압이득을 살펴본 결과 0.97로서 거의 1에 가까운 것을 확인하였다. 그 다음 실험에서 출력 전력을 확인한 결과, 전력이 입력 때 보다 크게 증가한 것을 확인 할 수 있었다. 전압이 1 정도로 계속 유지 되는 것을 알고 있기 때문에 전류가 증가하여 전력 이득을 한 것을 알 수 있다.
본문내용 이득을 측정한다. 3. 입력과 출력 신호전압 사이의 위상관계를 관찰한다 ◈ 실험방법 전압이득 ① 그림 17-2의 회로를 구성하라. 와 을 개방하고 을 닫는다. AF 발생기의 출력을 영으로 하라. 오 실로스코프를 DF 점에 연결하고 적당한 상이 나오도록 조정하라. 오실로스코프는 회로의 특정한 지점 에서 신호의 첨두 - 첨두 값을 측정하는데 사용될 것이다. ② 을 닫는다. 에미터회로의 DF 양단에 왜곡없는 의 출력신호가 나올 때까지 AF발생기의 이득을 천천히 높여라. 오실로스코프로 을 측정하여 표 17-1에 기록하라. ③ 입력 신호전압 (점 AC)을 측정하여 기록하라. 전압이득 을 계산하여 기록하라. 입력 임피던스 ④ 스위치 을 개방하라. 이 단계 3과 같은 수준이 될 때까지 AF 발생기 출력을 증가하 |
댓글 없음:
댓글 쓰기